ממיר אנלוג לדיגיטל מבוסס על מדולטור של דלתא סיגמא

Academic supervisor
Year
2016
מסלול

Compact Analog to Digital Converter based on 2nd order Sigma-Delta modulator

תיאור הפרויקט ותכולתו:

In this project you will design a highly compact analog to digital converter (ADC) using the 2nd order Sigma-Delta (SD) topology.  The reference shown below by Oshita, et. al. is presently the smallest ADC in the art, but is only a first order converter.  We would like to extend this topology to 2nd order, thus slightly increasing the size, but getting much better resolution and noise rejection.  You will have to learn about the theory behind first and second order SD, and then implement the circuit in 65nm CMOS.  The successful conclusion of this project may lead to an academic publication.

דרישות:

768330301 אלקטרוניקה לינארית  - חובה
768332501 מעבדה למעגלים אנלוגיים – חובה
8330801 מעגלים אלקטרוניים ספרתיים – חובה
83315 מעבדה מעגלים אלקטרוניים ספרתיים – חובה
768361101 מעגלים משולבים אנלוגיים – חובה

מקורות:

1) T. Oshita, J. Shor, D. E. Duarte, A. Kornfeld, G. L. Geannopoulos, J. Douglas, and N. Kurd,  "A Compact First-Order ΣΔ modulator for Analog High-Volume Testing of Complex System-on-Chips in a 14 nm Tri-Gate Digital CMOS Process", IEEE Journal of Solid-State Circuits vol. 51, no. 2 pp. 378 - 390 (2016)

2) Ro’ee Eitan and Ariel Cohen, “Untrimmed Low-Power Thermal Sensor for SoC in 22 nm
Digital Fabrication Technology”, J. Low Power Electron. Appl. 2014, 4, 304-316; doi:10.3390/jlpea4040304

email: joseph.shor@biu.ac.il

Last Updated Date : 04/12/2022